

# Sistemas Digitais 2

# Projeto lógico sequencial Latches e Flip-flops

Prof. Daniel M. Muñoz Arboleda

FGA - UnB



# Agenda

- Projeto lógico sequencial em VHDL
  - Processos
  - Variáveis e sinais
- Latch tipo SR
- Latch SR chaveado
- Latch tipo D chaveado
- Flip-flop tipo D
- Flip-flop versus Latches
- Descrição de latches e flip-flops em VHDL
  - Inferência de latch
  - Inferência de flip-flop
- Diferenças entre rising\_edge(clk) e clk'event



### Sistemas combinacionais e sequenciais

Um *sistema digital combinacional* é qualquer sistema digital onde o comportamento de cada saída pode ser descrito como uma função que depende exclusivamente das **combinações** de valores instantâneos das entradas do sistema. Um sistema digital combinacional pode ser totalmente descrito por uma *tabela verdade*.

Um sistema digital sequencial é um sistema digital que, **em geral**, não pode ser descrito exclusivamente pela combinação das entradas. Portanto, é um sistema digital que sob as mesmas condições possui mais de um estado, isto é, depende dos valores passados das entradas (memória).



Lógica combinacional



Lógica sequencial



### Sistemas combinacionais e sequenciais

Um sistema combinacional é definido como um caso especial de um sistema sequencial.

Um erro comum é pensar que qualquer circuito que possui elementos de armazenamento (flip-flops ou latches) é sequencial. Um exemplo disto é uma memória RAM, na qual não existem loops de realimentação. Observe que o funcionamento da memória depende exclusivamente do valor atual presente no vetor de endereços. O valor na saída não depende dos acessos anteriores à memória.



Modelo de uma memória RAM (circuito combinacional)



#### Circuito combinacional



Pode-se dizer que um circuito combinacional realiza uma operação de processamento de informação a qual pode ser especificada por meio de um conjunto de equações Booleanas.





#### Circuito sequencial

Um circuito sequencial, por sua vez, emprega elementos de armazenamento denominados latches e flip-flops, além de portas lógicas. Os valores das saídas do circuito dependem dos valores das entradas e dos estados dos latches ou flip-flops utilizados.

A Q Q Q Q



Flip-flop D



### Circuito sequencial

Como o estado dos latches e flip-flops é função dos valores anteriores das entradas, diz-se que as saídas de um circuito sequencial dependem dos valores das entradas e do histórico do próprio circuito. Logo, o comportamento de um circuito sequencial é especificado pela sequência temporal das entradas e de seus estados internos.







### Código sequencial

O código VHDL é inerentemente **concorrente** (paralelo). Em VHDL os *Processos*, *Procedures e Funções* são os únicos trechos de código que são executados de forma sequencial.

É importante lembrar que o código sequencial não está limitado à lógica sequencial. Isto quer dizer que o código sequencial pode ser construído com circuitos sequenciais e combinacionais.

Diretivas IF, LOOP, CASE, e WAIT são válidas apenas dentro de *Processos*, *Procedures e Funções*.

Variables são apenas válidas dentro de código sequencial. Diferentemente ao signal, uma variável não pode ser global.



#### **Processos**

PROCESS é um segmento sequencial de código VHDL. O PROCESS se caracteriza pela presença de diretivas IF, LOOP, CASE, WAIT e uma LISTA DE SENSIBILIDADE (exceto quando o WAIT é usado).

O PROCESS é executado cada vez que um dos sinais da LISTA SENSÍVEL muda de valor.

O sintaxe é a seguinte:

```
[label:] PROCESS (sensitivity list)
  [VARIABLE name type [range] [:= initial_value;]]
BEGIN
  (sequential code)
END PROCESS [label];
```



#### Processos: Diferença entre sinal e variável

Em VHDL existem duas formas de passar valores não-estáticos, variáveis (VARIABLES) e sinais (SIGNALS)

**VARIÁVEIS** são opcionais e são apenas válidas dentro de processos. Se usadas devem ser declaradas antes do BEGIN do PROCESS. O valor inicial da variável não é sintetizável, sendo considerado apenas em simulação.

SINAIS podem ser declaradas em packages, entidades ou na arquitetura.

O valor de uma variável não pode ser usado fora do processo diretamente. Se necessário, deve-se atribuir primeiro a um sinal. Variáveis são locais e sinais são globais.

#### Atualização de variáveis e sinais

O valor da variável é atualizado imediatamente (seu valor pode ser usado na próxima linha de código). Em contraste, o valor do sinal (quando usado em um processo) só é atualizado no final da execução atual do processo. Em outras palavras o valor do sinal só está disponível após a execução do processo.



### Processos: Diferença entre sinal e variável

|            | SIGNAL                                                                                                                                   | VARIABLE                                                                      |  |
|------------|------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|--|
| Assignment | <=                                                                                                                                       | :=                                                                            |  |
| Utility    | Represents circuit interconnects (wires)                                                                                                 | Represents local information                                                  |  |
| Scope      | Can be global (seen by entire code)                                                                                                      | Local (visible only inside the corresponding PROCESS, FUNCTION, or PROCEDURE) |  |
| Behavior   | Update is not immediate in sequential code (new value generally only available at the conclusion of the PROCESS, FUNCTION, or PROCEDURE) | Updated immediately (new value can be used in the next line of code)          |  |
| Usage      | In a PACKAGE, ENTITY, or ARCHITECTURE. In an ENTITY, all PORTS are SIGNALS by default                                                    | Only in sequential code, that is, in a PROCESS, FUNCTION, or PROCEDURE        |  |



# Agenda

- Projeto lógico sequencial em VHDL
  - Processos, procedures e funções
- Latch tipo SR
- Latch SR chaveado
- Latch tipo D chaveado
- Flip-flop tipo D
- Flip-flop versus Latches
- Descrição de latches e flip-flops em VHDL
  - Inferência de latch
  - Inferência de flip-flop
- Diferenças entre rising edge(clk) e clk'event



#### **Latch SR com NAND**



| _           | $Q_b$ | Qa             | ~R | ~S |
|-------------|-------|----------------|----|----|
| (no change) | 1/0   | 0/1            | 1  | 1  |
|             | 0     | 1              | 1  | 0  |
|             | 1     | 0              | 0  | 1  |
|             | 1     | l <sub>1</sub> | 0  | 0  |



#### Latch SR com NORs



| S | R | Qa  | $\mathbf{Q}_{b}$ | _           |
|---|---|-----|------------------|-------------|
| 0 | 0 | 0/1 | 1/0              | (no change) |
| 0 | 1 | 0   | 1                |             |
| 1 | 0 | 1   | 0                |             |
| 1 | 1 | 0   | 0                |             |



Um comportamento *oscilante* se apresenta quando S e R mudam de '1' para '0' exatamente ao mesmo tempo.

Se as duas portas lógicas possuem o mesmo delay então aparecerá um '0' nas duas saídas exatamente ao mesmo tempo. Este estado será realimentado produzindo um '1' nas saídas exatamente ao mesmo tempo e posteriormente um '0', depois '1', etc... Este comportamento oscilante continuará para sempre.



#### Latch SR com NORs



| S | R | Qa  | $\mathbf{Q}_{b}$ | _           |
|---|---|-----|------------------|-------------|
| 0 | 0 | 0/1 | 1/0              | (no change) |
| 0 | 1 | 0   | 1                |             |
| 1 | 0 | 1   | 0                |             |
| 1 | 1 | n   | Λ                |             |



Um comportamento *oscilante* se apresenta quando S e R mudam de '1' para '0' exatamente ao mesmo tempo.

Se as portas lógicas não tem o mesmo delay, então o comportamento oscilante desaparece, porém, na prática não sabemos qual porta é mais rápida do que a outra. Portanto, não se sabe qual será o estado do Latch. Assim, é dito que o estado é *indefinido*.



#### Latch SR chaveado



| Clk | S | R | Q(t+1)           |
|-----|---|---|------------------|
| 0   | Х | Х | Q(t) (no change) |
| 1   | 0 | 0 | Q(t) (no change) |
| 1   | 0 | 1 | 0                |
| 1   | 1 | 0 | 1 Por que?       |
| 1   | 1 | 1 | x                |





Comportamento oscilante. quando *clk* vai para '0' e S=R='1'.



#### Latch tipo D chaveado



Observe-se que a saída é sensível ao nível do clock. Uma solução mais estável é sincronizar a saída com a borda do clock.



### Flip-flop mestre escravo





## Flip-flop D clássico







# Agenda

- Projeto lógico sequencial em VHDL
  - Processos
  - Variáveis e sinais
- Latch tipo SR
- Latch SR chaveado
- Latch tipo D chaveado
- Flip-flop tipo D
- Flip-flop versus Latches
- Descrição de latches e flip-flops em VHDL
  - Inferência de latch
  - Inferência de flip-flop
- Diferenças entre rising\_edge(clk) e clk'event



### Resumo: Flip-flop D vs Latch D

- Manifestação da saída Q em função de variações na entrada D:
  - Latch: transparente durante EN (ou Ck) ativos, ou seja, entrada D passa diretamente para a saída Q
  - Flip-Flop: na borda do clock, o valor presente na entrada D é transferido para Q
- Instante em que o valor da entrada D é armazenado:
  - Latch: valor armazenado é o presente na entrada D no instante em que EN (ou Ck) é desativado (operação de latch ou travamento)
  - Flip-Flop: na borda do Clock, o valor presente na entrada D é armazenado





# Agenda

- Projeto lógico sequencial em VHDL
  - Processos
  - Variáveis e sinais
- Latch tipo SR
- Latch SR chaveado
- Latch tipo D chaveado
- Flip-flop tipo D
- Flip-flop versus Latches
- Descrição de latches e flip-flops em VHDL
  - Inferência de latch
  - Inferência de flip-flop
- Diferenças entre rising\_edge(clk) e clk'event



### Descrições em VHDL de Flip-flop D e Latch D.

- Latches ou Flip-flops são inferidos se todas as possibilidades de um condicional IF não estão explícitas na descrição de *hardware*.
- Latch é inferido quando a sentença IF é usada por nível lógico
- Flip-Flop é inferido quando a sentença IF é usada por borda de clock
- As ferramentas de simulação precisam manter a saída prévia (criar uma memória) sob certas condições se as sentenças ELSE não são incluídas



#### Latches em VHDL

Um *latch* é inferido quando um condicional IF é usado por nível lógico e não todas as possibilidades foram incluídas

```
process (SEL, A)
begin
  if (SEL = '1') then Y <= A;
  end if;
end process;</pre>
SEL

A
latch
Y
```

Para evitar latches, coloque as sentenças ELSE



#### Latches em VHDL

Um *latch* pode ser inferido quando as sentenças CASE usam when others => null e o tipo de dado é *std\_logic* ou *std\_logic\_vector* 



Para evitar latches, defina a saída para as outras condições, por exemplo, when others  $\Rightarrow$  Y  $\iff$  '0';



#### Flip-flops em VHDL

Dica: use Processos e condicionais IF para descrever lógica sequencial.

Um flip-flip é inferido se os condicionais IF detectam bordas de clock.

```
architecture BEHAVE of DF is
begin
  INFER: process (CLK) begin
  if (CLK'event and CLK = '1') then
       Q <= D;
  end if;
end process INFER;
end BEHAVE;</pre>
CLK
```



#### Flip-flops em VHDL (exemplo 1)

Um flip-flip é inferido se os condicionais IF detectam bordas de clock.





#### Flip-flops em VHDL (exemplo 2)

Um flip-flop é inferido se os condicionais IF detectam bordas de clock. **Dica**: descreva lógica sequencial usando *reset* síncrono!





#### Flip-flops em VHDL (exemplo 3)

```
library ieee;
use ieee.std_logic_1164.all;
entity DF 4 is
port (D: in std_logic_vector(3 downto 0);
      CLK: in std logic;
      Q: out std logic vector(3 downto 0));
end DF 4 ;
architecture FLOP of DF 4 is
begin
  INFER: process \to Where's the sensitivity list?
  begin
    wait until (CLK'event and CLK = '1');
         0 \le D;
  end process INFER;
end FLOP;
```

4-bit register using WAIT statement





### Flip-flops em VHDL (recapitulando)

```
architecture FLOP of EN_FLOP is
begin
    INFER:process (CLK) begin
    if (CLK'event and CLK = '0') then
        if (EN = '0') then
            Q <= D;
        end if ;
    end process INFER;
end FLOP;</pre>
```

- 1. flip-flop ativo em borda de subida ou descida?
- 2. O enable é síncrono ou assíncrono?
- 3. O enable é ativo em nível lógico alto ou baixo ?



# Agenda

- Projeto lógico sequencial em VHDL
  - Processos
  - Variáveis e sinais
- Latch tipo SR
- Latch SR chaveado
- Latch tipo D chaveado
- Flip-flop tipo D
- Flip-flop versus Latches
- Descrição de latches e flip-flops em VHDL
  - Inferência de latch
  - Inferência de flip-flop
- Diferenças entre rising\_edge(clk) e clk'event



#### Flip-flops em VHDL

Outra forma de indicar a borda de subida e descida do clock é usando a diretiva rising\_edge(clk) e falling\_edge(clk), respectivamente.

```
architecture comportamental of flip-flop is
   ∍begin
10
11
       process (clk)
12
       begin
13
            if rising edge(clk) then
14
                 if reset='1' then
15
                     a <= '0';
16
                 else
17
                     a <= d;
18
                 end if:
            end if
19
20
       end process;
21
   end comportamental;
```



### Flip-flops em VHDL

Dica1: use rising\_edge(clk) ou falling\_edge(clk) em lugar de clock'event Dica2: use sempre a mesma borda (subida ou descida) em todo o circuito.

```
FUNCTION rising edge (SIGNAL s : std ulogic) RETURN BOOLEAN IS
BEGIN
    RETURN (s'EVENT AND (To X01(s) = '1') AND
                        (To X01(s'LAST VALUE) = '0'));
END;
FUNCTION To X01 ( s : std ulogic ) RETURN X01 IS
BEGIN
   RETURN (cvt_to_x01(s));
END;
CONSTANT cvt_to_x01 : logic_x01_table := (
                     'X'. -- 'U'
                     '1'. -- '1'
```

rising\_edge(clk) é mais descritivo, pois também considera outras bordas positivas.

Ex: transição de '0' a 'H'. rising\_edge(clk) dispara, (clk'event and clk = '1') não dispara.